環丁碸
[拼音]:shuangjixing suiji cunchuqi
[英文]:bipolar random access memory
用雙極型電晶體構成的隨機儲存器。它在半導體儲存器中是最先研製成功的,用作計算機的緩衝儲存器,使運算速度顯著提高。雙極型隨機儲存器的速度比磁芯儲存器速度約快 3個數量級,而且與雙極型邏輯電路型式相同,使介面大為簡化。雙極型隨機儲存器的製造工藝比 NMOS(見N溝道金屬-氧化物-半導體積體電路)複雜,密度不及 MOS金屬-氧化物-半導體動態隨機儲存器。在半導體儲存器中,雙極型隨機儲存器發展速度最快,在計算機高速緩衝儲存器、控制儲存器、超高速大型計算機主儲存器等方面仍獲得廣泛應用。超高速發射極耦合邏輯電路隨機儲存器和高整合密度整合注入邏輯電路隨機儲存器已有新的發展。
圖1和圖2是雙極型隨機儲存器典型單元線路圖和剖面結構,其基本結構是觸發器。圖3是典型的雙極型靜態隨機儲存器框圖。每個單元有一根字線,二根位線。單元的電流(或電壓)由字線控制,資訊的寫入和讀出由位線控制。單元有二種狀態,即選中狀態和等待狀態(又稱維持狀態)。為減少功耗,等待狀態的維持電流越小越好。選中時,應用足夠的讀寫電流,避免誤讀。圖1的單元採用電阻和二極體並聯作為負載,採用浮動電壓方式工作;等待時,電壓低,二極體截止,電流受大電阻RC(20~40千歐)所限,約在15~40微安之間,選中時,電壓上升,二極體通導,位線電流可達400~500微安,不致誤讀。這種單元結構雖然有8個元件,運用設計技巧可使所佔用的矽片面積不致過大,僅略大於一個雙發射極電晶體。當整合度進一步提高到 16k位時,圖1單元的等待狀態電流過大,可採用圖2單元。等待狀態的電流可由 15微安下降至3微安,這種單元電路實際上是由二隻可控矽構成的觸發器組成,採用浮動字線電壓工作方式。等待狀態電流約為3微安;選中狀態時,電壓提高,資訊電流約達1毫安。