準延時非敏電路
中 文 準延時非敏電路
英 文 quasi delay insensitive circuit
出 處 電子工程
相關詞匯
中文詞彙 | 英文翻譯 | 出處/學術領域 |
---|---|---|
準延時非敏電路 | quasi delay insensitive circuit | 【電子工程】 |
非或電路 | NOR circuit | 【資訊與通信術語辭典】 |
NOR 電路;非或電路;反或電路 | NOR circuit | 【電子工程】 |
遲延符合電路;延遲重合電路 | delay coincidence circuit | 【電機工程】 |
非或電路 | NOR circuit | 【電子計算機名詞】 |
單石延伸併合電路 | monolithic extending hybrids | 【電子計算機名詞】 |
遲延線成形電路 | delay-line-shaped pulse | 【核能名詞】 |
游標型延遲鎖相迴路 | vernier-type DLL | 【電子工程】 |
倍頻延遲鎖定迴路 | multiplying delay-locked loop{=MDLL} | 【電子工程】 |
全數位延遲鎖定迴路 | all-digital delay-locked loop | 【電子工程】 |
全數位延遲鎖定迴路 | all digital delay locked loops | 【電子工程】 |
延遲鎖定迴路 | delay-locked loop | 【電子工程】 |
延遲鎖相迴路 | delay locked loop{=DLL} | 【電子工程】 |
延遲鎖相迴路 | delay lock loop{=DLL} | 【電子工程】 |
低功率延遲鎖相迴路 | low power DLL | 【電子工程】 |
極化非敏半導體光放大器 | polarization insensitive semiconductor optical amplifier | 【電子工程】 |
延遲鎖相迴路編譯器 | DLL compiler | 【電子工程】 |
數位式延遲鎖相迴路 | digital type DLL | 【電子工程】 |
數位延遲鎖相迴路 | Digital DLL | 【電子工程】 |
延遲鎖定迴路 | Delay lock loop | 【電機工程】 |